When a multi level inverter outputs an intermediate voltage level, not terjemahan - When a multi level inverter outputs an intermediate voltage level, not Bahasa Indonesia Bagaimana mengatakan

When a multi level inverter outputs

When a multi level inverter outputs an intermediate voltage level, not 0or (m-1)⋅Vdc, only
one clamping diode in each phase leg conducts current at any instant in time where as half of the
active switches are conducting at all times. Which diode is conducting current is determined by
which intermediate dc voltage level is connected to the output phase conductor and by which
direction the current is flowing, positive or negative. For instance, when a phase leg of the series
inverter in Figure 31.28 is connected to level V4, then diode D2conducts for current flowing from
the inverter to the electrical system, and diode D3conducts for current flowing into the inverter
fromthe electrical system.
This example illustrates that for current flowing out of an inverter, only the clamping
diodes in the top half of a phase leg will conduct,and for current flowing into an inverter, only
the clamping diodes in the bottom half of the phase leg will conduct.In all like lihood the current
wave forms will be odd symmetric. These facts alone enable the average current rating for the
clamping diodes to be at most one half that of the active devices. The clamping diodes should all
have a pulse or short time current rating equal to the amplitude of the maximum compensation
current that the inverter is expected to conduct. Generally, this is equal to 2times the value
calculated inequation (31.31) or (31.35) for the series and parallel inverters, respectively.
0/5000
Dari: -
Ke: -
Hasil (Bahasa Indonesia) 1: [Salinan]
Disalin!
Ketika sebuah inverter multi tingkat output tegangan menengah tingkat, bukan 0or (m-1) ⋅Vdc, hanya satu menjepit dioda pada tiap paha fase melakukan arus di instan apapun dalam waktu mana sebagai setengah Switch aktif sedang melakukan setiap saat. Dioda mana melakukan arus ditentukan olehtingkat menengah dc tegangan terhubung ke output fase konduktor dan yang Arah arus yang mengalir, positif atau negatif. Misalnya, ketika kaki fase seri Inverter di gambar 31.28 terhubung ke tingkat V4, kemudian dioda D2conducts untuk arus yang mengalir dariinverter sistem listrik dan dioda D3conducts untuk arus yang mengalir ke inverter dari sistem listrik. Contoh ini menggambarkan bahwa untuk arus yang mengalir dari inverter, hanya penjepitan dioda di atas setengah dari kaki fase akan melakukan, dan untuk arus yang mengalir ke inverter, hanyadioda menjepit di bawah setengah kaki fase akan melakukan.Dalam semua seperti lihood saat inibentuk gelombang akan aneh simetris. Fakta ini saja mengaktifkan nilai saat ini rata-rata menjepit dioda menjadi paling satu setengah dari perangkat aktif. Dioda menjepit semua harus memiliki pulsa atau waktu singkat saat ini peringkat sama untuk amplitudo maksimum ganti rugi saat ini bahwa inverter diharapkan untuk melakukan. Umumnya, ini sama dengan 2times nilai dihitung inequation (31.31) atau (31.35) untuk seri dan paralel Inverter, masing-masing.
Sedang diterjemahkan, harap tunggu..
Hasil (Bahasa Indonesia) 2:[Salinan]
Disalin!
Ketika inverter multi level output tingkat menengah tegangan, tidak 0or (m-1) ⋅Vdc, hanya
satu menjepit dioda di setiap kaki fase melakukan saat ini setiap instan dalam waktu di mana setengah dari
switch aktif melakukan setiap saat. Yang dioda sedang melakukan saat ini ditentukan oleh
tingkat mana dc tegangan menengah yang terhubung ke konduktor fase output dan dimana
arah arus mengalir, positif atau negatif. Misalnya, ketika kaki fase seri
inverter pada Gambar 31,28 terhubung ke tingkat V4, maka dioda D2conducts untuk arus yang mengalir dari
inverter ke sistem listrik, dan D3conducts dioda untuk arus yang mengalir ke inverter
dari dana sistem listrik.
Contoh ini menggambarkan bahwa untuk saat ini mengalir keluar dari inverter, hanya menjepit
dioda di bagian atas kaki fase akan melakukan, dan arus yang mengalir ke inverter, hanya
dioda penjepit di bagian bawah kaki fase akan conduct.In semua suka lihood saat
bentuk gelombang akan simetris aneh. Fakta-fakta ini sendiri memungkinkan nilai sekarang rata-rata untuk
dioda menjepit menjadi paling banyak satu setengah dari perangkat aktif. Dioda penjepit semua harus
memiliki pulsa atau waktu singkat nilai sekarang sama dengan amplitudo maksimum kompensasi
yang saat inverter diharapkan untuk melakukan. Umumnya, ini sama dengan 2times nilai
dihitung inequation (31,31) atau (31,35) untuk seri dan paralel inverter, masing-masing.
Sedang diterjemahkan, harap tunggu..
 
Bahasa lainnya
Dukungan alat penerjemahan: Afrikans, Albania, Amhara, Arab, Armenia, Azerbaijan, Bahasa Indonesia, Basque, Belanda, Belarussia, Bengali, Bosnia, Bulgaria, Burma, Cebuano, Ceko, Chichewa, China, Cina Tradisional, Denmark, Deteksi bahasa, Esperanto, Estonia, Farsi, Finlandia, Frisia, Gaelig, Gaelik Skotlandia, Galisia, Georgia, Gujarati, Hausa, Hawaii, Hindi, Hmong, Ibrani, Igbo, Inggris, Islan, Italia, Jawa, Jepang, Jerman, Kannada, Katala, Kazak, Khmer, Kinyarwanda, Kirghiz, Klingon, Korea, Korsika, Kreol Haiti, Kroat, Kurdi, Laos, Latin, Latvia, Lituania, Luksemburg, Magyar, Makedonia, Malagasi, Malayalam, Malta, Maori, Marathi, Melayu, Mongol, Nepal, Norsk, Odia (Oriya), Pashto, Polandia, Portugis, Prancis, Punjabi, Rumania, Rusia, Samoa, Serb, Sesotho, Shona, Sindhi, Sinhala, Slovakia, Slovenia, Somali, Spanyol, Sunda, Swahili, Swensk, Tagalog, Tajik, Tamil, Tatar, Telugu, Thai, Turki, Turkmen, Ukraina, Urdu, Uyghur, Uzbek, Vietnam, Wales, Xhosa, Yiddi, Yoruba, Yunani, Zulu, Bahasa terjemahan.

Copyright ©2024 I Love Translation. All reserved.

E-mail: